该项目旨在利用MATLAB环境设计并实现一个抽取率为2的CIC(级联积分梳状)抽取滤波器和一个插值率为2的CIC插值滤波器。CIC滤波器由于其无需乘法器、仅由加法器和寄存器组成的特性,在高效数字下变频(DDC)和数字上变频(DUC)中具有极高的应用价值。在抽取滤波器设计中,系统首先通过多级积分器在高速率下进行累加,随后进行2倍降采样,最后在低速率下通过相同数量的梳状器进行差分运算,实现信号抽取及抗混叠滤波。在插值滤波器设计中,系统先对输入信号进行2倍零值填充上采样,随后依次通过梳状器和积分器结构对信号进行