该项目实现了数字接收机核心的位同步功能,核心采用经典的Gardner定时误差检测算法(TED)。在实际通信系统中,发射端与接收端的采样时钟往往存在相位偏差和频率偏差,本项目通过构建一个完整的闭环反馈同步环路来解决该问题。系统首先对输入信号进行QPSK或BPSK调制,并经过平方根升余弦滤波器进行脉冲成形。信号在信道中引入高斯白噪声和特定的定时偏移。接收端的核心处理流程包括:利用匹配滤波器抑制噪声,随后进入由定时误差检测器、环路滤波器和内插器组成的同步环路。Gardner算法在每个符号采样两次(采样率为符号速